設計:
Fabless: 是Fabrication(制造)和less(無、沒有)的組合,是指“沒有制造業務、只專注于設計”的集成電路設計的一種運作模式,也用來指代未擁有芯片制造工廠的IC設計公司
RTL (Register-Transfer Level): 是用于描述同步數字電路的硬件描述語言。
SDC(Synopsys Design Chip) :設計提供約束文件,綜合工具需要這個約束文件才能將RTL轉換成netlist。SDC主要描述內容包括:芯片工作頻率,芯片IO時序,設計規則,特殊路徑,不用check的路徑等等。
Verification芯片功能驗證,主要指芯片驗證方法論,驗證RTL和reference model是不是一致。
Simulation仿真, 仿真通常是生成波形,一般來說,芯片的功能,verification ,芯片的功耗,可以simulation,比較直觀反映真實的場景。
IP (Intellectuall Property)知識產權:設計資產、已經設計完成的功能電路模塊(內核、單元)
DesignRule設計規范:由于半導體制程技術,系一門專業、精致又復雜的技術,容易受到不同制造設備制程方法(RECIPE)的影響,故在考慮各項產品如何從事制造技術完善、成功地制造出來時,須有一套規范來做有關技術上的規定,此即"DesignRule",其系依照各種不同產品的需求、規格,制造設備及制程方法、制程能力,各項相關電性參數規格來制定。
測試
CP(Chip Probing):直接對晶圓進行測試,測試對象是針對整片wafer中的每一個Die,目的是確保整片wafer中的每一個Die都能基本滿足器件的特征或者設計規格書,通常包括電壓、電流、時序和功能的驗證。可以用來檢測fab廠制造的工藝水平。
FT(FinalTest):是芯片出廠前的*后一道攔截。測試對象是針對封裝好的chip,CP測試之后會進行封裝,封裝之后進行FT測試。可以用來檢測封裝廠的工藝水平。
CP針對晶圓,如果壞的Die就不用再去做封裝了,省下封裝的費用和基板的費用。
CP測試完畢后,在封裝過程中還會引入芯片失效,所以還需要做FT來將失效的芯片去掉。
Yield 良率,芯片的良率這個和工藝比較相關,芯片有一定幾率失效,芯片越大,失效機率也越大。
IP(Intellectual Property)指在集成電路設計中,經過驗證的、可重復使用且具備特定功能的集成電路的完整的功能模塊
IP按收費方式分類可分為License, Loyalty。
license 授權許可:允許使用這個IP,IP的授權。
Loyalty 版稅:在用戶使用這個IP后,需要按照每個芯片收錢。
IP這個是構成芯片*核心的組成單元,例如USB,PCIE,CPU等等都是IP,整個芯片都是IP集成的,芯片能夠做的比較復雜,核心就是IP的復用。例如那些做成幾千萬門,幾億門的,都是IP復用才能可以的。
DUV (Deep Ultraviolet Rays) 極紫外線
EUV (Extreme Ultraviolet Rays ) 極紫外線